Transcend aXeRam - 6GB: 3x2GB - DDR3 - 2000MHz - DIMM 240-pin - Ikke-ECC - CL9

Producent: Transcend
Produkt nr: TX2000KLU-6GK
EAN: 760557818199
Varenummer: 166547
billigst-pricerunner
Producent: Transcend
Produkt nr: TX2000KLU-6GK
EAN: 760557818199
Varenummer: 166547

Varen kan pt. ikke skaffes eller er udgået. Kontakt evt. kundeservice for et alternativ


Billigste fragt 0,00 kr.

Gratis fragt

(Gælder op til 20 kg)

Læs mere her
Varen kan pt. ikke skaffes eller er udgået.
Kontakt evt. kundeservice for et alternativ.}
Producent: Transcend
Produkt nr: TX2000KLU-6GK
EAN: 760557818199
Varenummer: 166547

Varen kan pt. ikke skaffes eller er udgået. Kontakt evt. kundeservice for et alternativ


Billigste fragt 0,00 kr.

Gratis fragt

(Gælder op til 20 kg)

Læs mere her
Produktbeskrivelse Transcend aXeRam - DDR3 - sæt - 6 GB: 3 x 2 GB - DIMM 240-pin - 2000 MHz / PC3-16000 - ikke bufferet
Produkttype Hukommelsessæt
Kapacitet 6 GB: 3 x 2 GB
Hukommelsestype DDR3 SDRAM - DIMM 240-pin
Opgraderingstype System specifikationer
Dataintegritetskontrol Ikke-ECC
Hastighed 2000 MHz (PC3-16000)
Søgetids Timinger CL9 (9-9-9-24)
Egenskaber On-Die Termination (ODT), Serial Presence Detect (SPD), Intel Extreme Memory Profiles (XMP), tredobbelt kanal, ikke bufferet
Spænding 1.6 V
Producentgaranti Begrænset livtidsgaranti

Produktdatablad

Kapacitet 6 GB: 3 x 2 GB
Opgraderingstype System specifikationer
Type DRAM hukommelsessæt
Teknologi DDR3 SDRAM
Model DIMM 240-pin
Hastighed 2000 MHz (PC3-16000)
Søgetids Timinger CL9 (9-9-9-24)
Dataintegritetskontrol Ikke-ECC
Egenskaber On-Die Termination (ODT), Serial Presence Detect (SPD), Intel Extreme Memory Profiles (XMP), tredobbelt kanal, ikke bufferet
Modulkonfiguration 128 x 64
Organisering af chips 128 x 8
Spænding 1.6 V
Kompatible åbninger 3 x Hukommelse - DIMM 240-pin
Service & Support Begrænset livtidsgaranti

The TX2000KLU-6GK consists of 3 pieces DDR3 SDRAM modules. The TX2000KLU-6GK is a dual in-line memory module and is intended for mounting into 240-pin edge connector sockets. Synchronous design allows precise cycle control with the use of system clock. Data I/O transactions are possible on both edges of DQS. Range of operation frequencies, programmable latencies allow the same device to be useful for a variety of high bandwidth, high performance memory system applications.